FPGA/RFSoC vývojář (VHDL, DSP)
O pozici
Do našeho vývojového týmu hledáme FPGA / RFSoC vývojáře, který se bude podílet na návrhu a implementaci DSP algoritmů ve VHDL přímo pro platformu AMDXilinx RFSoC. Současně se bude podílet na vývoji moderních řešení pro vysokorychlostní ADC/DAC řetězce a signálové zpracování v reálném čase.
Co Vás čeká?
Návrh a implementace algoritmů signálového zpracování pro platformu AMDXilinx RFSoC.
Návrh architektury a implementace DSP algoritmů ve VHDL pro FPGA.
Návrh, simulace a ověřování algoritmů v nástrojích pro analýzu a simulaci DSP (např. Matlab/Simulink, Python) a jejich převod do HW architektury.
Práce s vysokorychlostními ADC/DAC a datovými řetězci.
Simulace, verifikace a ladění funkčnosti návrhů.
Spolupráce na návrhu celkové architektury systému (HW/SW codesign).
Tvorba technické dokumentace k navrženým řešením.
Účast na dlouhodobých vývojových projektech v oblasti RF a signálového zpracování
Co Vám můžeme nabídnout?
Zkrácený pracovní týden (37,5 hod.) s pružnou pracovní dobou.
Možnost využití kanceláře v Pardubicích, Praze a Ostravě.
5 týdnů dovolené.
Možnost home office.
Příspěvek na stravování formou stravenkového paušálu.
Příspěvek na penzijní připojištění.
Multisport kartu, MOL palivovou kartu, výhodné mobilní tarify.
Jazykové vzdělávání a školení.
Náborový příspěvek pro nově nastupující zaměstnance ve výši 30.000 Kč.
Možnost využití závodní jídelny v blízkosti areálu.
Parkoviště pro zaměstnance i snadnou dopravní dostupnost linkou MHD.
Odměny za doporučení zaměstnance ve výši až 100.000 Kč.
Podporu sportovního vyžití (sportovní klub ELDIS).
Zaměstnanecké akce a teambuildingy.
Přístup ke špičkovému technologickému know-how.
Komfortní pracovní prostředí a přátelský kolektiv.
Co od Vás požadujeme?
VŠ vzdělání v oboru elektrotechniky nebo příbuzném matematicko-fyzikálním směru.
Znalost VHDL a zkušenost s implementací v prostředí FPGA.
Základní znalost digitálního zpracování signálů (DSP).
Zkušenost s návrhem a simulací algoritmů v Matlab/Simulink nebo Pythonu.
Schopnost orientovat se v elektrických schématech DPS.
Angličtina na úrovni aktivní technické komunikace.
Co pro Vás bude výhodou?
Zkušenost s platformami AMDXilinx RFSoC, Zynq nebo Ultrascale.
Znalost návrhových nástrojů Vivado / Vitis.
Zkušenost s vysokorychlostními ADC/DAC řetězci nebo RF technikou.
Znalost C/C++ nebo Pythonu pro testování či skriptování.
Praxe s verzovacími systémy (Git).